А вычислительные узлы построены так, что сначала происходит переключение обоих битов в парафазном коде в одинаковое состояние и лишь после завершения вычисления биты становятся разными - и это и позволяет точно определить реальное время завершения вычислений (когда вся шина данных стала парафазной), без всяких дополнительных (тактовых) сигналов.
Что касается конкретно этого подхода, кодирование признака готовности для каждой сигнальной линии мне видится избыточным и расточительным.
Эффективней все-таки использовать для этой цели отдельный провод для группы сигнальных проводов.
Такой подход может быть и оптимален для конкретного парафазного стиля имплементации логических схем, но сам этот стиль имеет существенные минусы, из-за которых его применение
ограничено.
Тот подход о котором мыслю я, тоже основан на специфических стилях, но эти стили более оптимальны в контексте современных технологий и чаще используются в современных процессорах.